Schallenberg, Andreas (2010) Dynamic partial self-reconfiguration: quick modeling, simulation, and synthesis. PhD, Universität Oldenburg.

[img]
Preview


Volltext (3206Kb)

Abstract

In dieser Arbeit wird mit OSSS+R ein Ansatz zur Vereinfachung des Entwurfs dynamisch partiell rekonfigurierbarer Systeme mit FPGAs vorgesellt. Die Modellierung erfolgt objektorientiert und nutzt sowohl polymorphe Elemente als auch das Konzept virtueller Hardware. Hierbei liegt der Fokus auf einfacher Modellierung und Änderbarkeit als auf der Maximierung der Freiheitsgrade im Ausdruck. Die Modelle können mittels einer C/C++ Bibliothek und SystemC simuliert werden. Eine Synthese auf RTL-Ebene ist beschrieben und in Teilen durch Umsetzung in ein Werkzeug namens „Fossy“ demonstriert. Die erzeugten Modelle stimmen zyklengenau in ihrem Zeitverhalten mit der OSSS+R-Beschreibung überein. Zur Evaluation des Ansatzes wurde der vorgestellte Entwurfsfluß auf ein Modell in C/C++ angewandt bis zur Ausführung auf einer FPGA Prototyping-Plattform.

["eprint_fieldname_abstract_plus" not defined]

This thesis presents an approach (called OSSS+R) that eases the design of dynamic partial reconfigurable systems based on off-the-shelf FPGAs. An object oriented system description library is extended to allow modeling of such adaptive systems. Reconfigurable hardware is described by means of polymorphism and the concept of virtual hardware. The focus is on quick modeling and flexibility rather than in maximizing the grades of freedom for the design. The models can be simulated to perform functional validation by using a simulation library that is based on SystemC and C/C++. OSSS+R can be automatically synthesized to a RTL model. For demonstration purposes, parts of the transformation are implemented in a tool called Fossy. The generated models are cycle accurate with the original OSSS+R model. The feasibility of the proposed approach was demonstrated by implementing a design as a C++ model and then performing all proposed steps. Finally, the model was implemented on a FPGA prototyping platform.

Item Type: Thesis (PhD)
Uncontrolled Keywords: FPGA , runtime reconfiguration , embedded systems , synthesis , systemC
Controlled Keywords: Field programmable gate array , Laufzeitsystem , Rekonfiguration , Eingebettetes System , SystemC , Synthese
Subjects: Generalities, computers, information > Computer science, internet
Divisions: School of Computing Science, Business Administration, Economics and Law > Department of Computing Science
Date Deposited: 17 Jan 2013 14:25
Last Modified: 08 Jul 2013 13:04
URI: https://oops.uni-oldenburg.de/id/eprint/1016
URN: urn:nbn:de:gbv:715-oops-10884
DOI:
Nutzungslizenz:

Actions (login required)

View Item View Item

Document Downloads

More statistics for this item...